2015-06-06 6 views
3

Я пытаюсь использовать Xilinx uartlite 2.0 IP с интерфейсом AXI4-lite для передачи байта без процессора для микроблогов. К сожалению, все сигналы готовности остаются низкими после того, как я установил данные и допустимые сигналы, и сигнал tx никогда не будет передаваться.Я не могу заставить IP-адрес uillite Xilinx работать

Я включил результаты моделирования. есть идеи?

Xilinx Uartlite 2.0 axi4-lite timing simulation

+1

Вы ожидали 'ready = '1'' перед тем, как водить' valid' (для всех 3-х каналов). –

+0

У меня создалось впечатление, что при первом вводе сигнала возбуждающий сигнал подается, тогда модуль возвращает сигнал готовности. Это похоже на поток в соответствии с этим документом AXI4-lite: http://www.silica.com/fileadmin/02_Products/Productdetails/Xilinx/designing_a_custom_axi_slave_rev1.pdf – jwanga

+1

Теоретически да, но у меня была проблема в прошлом с некоторыми Xilinx IP. Если вы не управляете действительным, готово ли повышение? –

ответ

0

Для потомков, если бы инвертировать сброс и убедитесь, что все входы были инициализированы. Благодарим вас за полезные комментарии. Я приложил рабочее симуляцию enter image description here

 Смежные вопросы

  • Нет связанных вопросов^_^